JGXD-Mcore多核单片机模块化实验开发系统
一、系统简介
JGXD-Mcore多核单片机模块化实验开发系统(简称系统),CPU配置灵活,接口扩展无极限。支持MCS-51、C8051F020、MCS-96、AVR、PIC等单片机和CPLD/FPGA实验和开发,一改传统实验箱实验电路在板模式,系统分成两部分:系统控制部分(右侧)和实训扩展区(左侧),实训扩展区的实验模块可以按需配置,节省资源。适合“51/96/AVR/PIC/MSP430单片机原理及接口技术”、 “CPLD/FPGA原理及其应用技术”教学实验大纲要求,配有丰富的实验模块,提供完善的实验例程,是各高等院校开展微处理器教学、课程设计、电子设计竞赛及科研开发的理想设备。
一、系统简介
XD-Mcore(简称系统),CPU配置灵活,接口扩展无极限。支持MCS-51、C8051F020、MCS-96、AVR、PIC等单片机和CPLD/FPGA实验和开发,一改传统实验箱实验电路在板模式,系统分成两部分:系统控制部分(右侧)和实训扩展区(左侧),实训扩展区的实验模块可以按需配置,节省资源。适合“51/96/AVR/PIC/MSP430单片机原理及接口技术”、 “CPLD/FPGA原理及其应用技术”教学实验大纲要求,配有丰富的实验模块,提供完善的实验例程,是各高等院校开展微处理器教学、课程设计、电子设计竞赛及科研开发的理想设备。
一、系统简介
XD-Mcore(简称系统),CPU配置灵活,接口扩展无极限。支持MCS-51、C8051F020、MCS-96、AVR、PIC等单片机和CPLD/FPGA实验和开发,一改传统实验箱实验电路在板模式,系统分成两部分:系统控制部分(右侧)和实训扩展区(左侧),实训扩展区的实验模块可以按需配置,节省资源。适合“51/96/AVR/PIC/MSP430单片机原理及接口技术”、 “CPLD/FPGA原理及其应用技术”教学实验大纲要求,配有丰富的实验模块,提供完善的实验例程,是各高等院校开展微处理器教学、课程设计、电子设计竞赛及科研开发的理想设备。