TES600是一款基于FPGA与DSP协同处理架构的通用高性能实时信号处理平台,该平台采用1片TI的KeyStone系列多核浮点/定点DSP TMS320C6678作为主处理单元,采用1片Xilinx的Kintex-7系列FPGA XC7K325T作为协处理单元,具有1个FMC子卡接口,具有4路SFP+万兆光纤接口,处理节点之间通过高速串行总线进行互联。
技术指标;
FPGA + 多核DSP协同处理架构;
接口性能:
1.1个FMC(HPC)接口;
2.4路SFP+光纤接口;
3.2个GbE千兆以太网口;
4.2路外触发输入信号;
处理性能:
1. DSP定点运算:40GMAC/Core*8=320GMAC;
2.DSP浮点运算:20GFLOPs/Core*8=160GFLOPs;
存储性能:
1.DSP处理节点:4GByte DDR3-1333 SDRAM;
2. DSP处理节点:4GByte Nand Flash;
3. FPGA处理节点:2GByte DDR3-1600 SDRAM;
互联性能:
1.DSP与FPGA:SRIO x4@5Gbps/lane;
2. FPGA与FMC接口:1路GTX x8@10Gbps/lane;